EP2S30F672I5N Улучшенная конфигурация (EPC) Устройства Интегрированные схемы IC

Категория:
Интегральные микросхемы
Цена:
Email us for details
Метод оплаты:
Paypal, TT, Western Union
Спецификации
Код даты:
Новейший код
Перевозка:
DHL/UPS/FEDEX
Состояние:
Новый*Оригинальный
Гарантия:
365 дней
Без свинца:
Соответствует требованиям Rohs
Время выполнения:
Немедленная отправка
Пакет:
FBGA672
Стил монтажа:
SMD/SMT
Введение
EP2S30F672I5N Улучшенная конфигурация (EPC) Устройства Интегрированные схемы IC
Альтера | |
Категория продукции: | Улучшенные устройства конфигурации |
RoHS: | Подробная информация |
SMD/SMT | |
FBGA672 | |
Марка: | Техасские инструменты |
Продукт: | Улучшенные устройства конфигурации |
Тип продукции: | Улучшенные устройства конфигурации |
Подкатегория: | PMIC - ИС управления энергопотреблением |
Тип: | Улучшенные устройства конфигурации |
Единичная масса: | 0.001270 унций |
ОсобенностиУстройства EPC имеют следующие характеристики:
■ одночиповое решение конфигурации для Altera ACEX 1K, APEX 20K (включая APEX 20K, APEX 20KC,
и APEX 20KE), APEX II, Arria?? GX, Cyclone??,Cyclone II, FLEX?? 10K (включая FLEX 10KE и FLEX 10KA),
Устройства Mercury, Stratix II и Stratix II GX
■ Содержит флэш-памяти объемом 4, 8 и 16 Мб для хранения конфигурационных данных
■ Функция декомпрессии на чипе почти удваивает эффективную плотность конфигурации.
контроллер сделан в виде одного сделанного насквозь чипа
■ Внешний флэш интерфейс поддерживает параллельное программирование флэша и внешнего процессора для доступа к неиспользуемым устройствам
части памяти
■ возможности защиты блока или сектора флэш-памяти с использованием внешнего интерфейса флэша
■ Поддерживается устройствами EPC4 и EPC16
■ Поддержка режима страницы для удаленной и локальной реконфигурации с возможностью до восьми конфигураций для всей системы
■ Совместима с функцией дистанционной конфигурации системы серии Stratix ■ Поддерживает режим конфигурации на общем объеме байта
Fast Passive Parallel (FPP) с 8-битным выходом данных на цикл DCLK
■ Поддерживает истинную n-битную конфигурацию (n = 1, 2, 4 и 8) Altera FPGAs
Время перезагрузки питания (POR) с выбором на 2 или 100 мс
■ Конфигурационные часы поддерживают программируемый источник ввода и синтез частот
■ Поддерживаются источники часов с несколькими конфигурациями (внутренний осциллятор и внешний кнопок ввода часов)
■ Внешний источник часов с частотами до 100 МГц■ Внутренний осциллятор устанавливается на 10 МГц и вы можете
программировать внутренний циллятор на более высокие частоты 33, 50 и 66 МГц
■ Поддержка синтеза часов с использованием программируемого пользователем счетчика деления
■ Доступно в 100-конечных пластиковых четырехконечных упаковках (PQFP) и 88-конечных UltraFineLine BGA (UFBGA)
■ Вертикальная миграция между всеми устройствами, поддерживаемыми в 100-контактном пакете PQFP
■ напряжение питания 3,3 В (ядро и В/В)
■ Аппаратное обеспечение, соответствующее спецификации IEEE Std. 1532 по программируемости в системе (ISP) ■ Поддержка ISP
с использованием Jam Standard Test and Programming Language (STAPL)
■ Поддержка сканирования границ JTAG
■ Пин nINIT_CONF позволяет частной инструкции JTAG запустить конфигурацию FPGA
■ Внутреннее сопротивление на кнопке nINIT_CONF всегда включено
■ Пользовательские программируемые слабые внутренние резисторы на nCS и OE
■ Внутренние слабые резисторы на внешних интерфейсах флэш-адресов и линий управления, ожидание на линиях передачи данных
■ Режим ожидания с уменьшенным потреблением энергии

Отправьте RFQ
Запасы:
МОК:
1pcs