MPC8536ECVJAULA Микропроцессор MPU мощность QUICC 32 бит мощность дуги SoC

MPC8536ECVJAULA
,MPC8536ECVJAULA Микропроцессорный MPU
,32 сдержанный MPU микропроцессора
MPC8536ECVJAULA Микропроцессоры - MPU Power QUICC 32 битная мощность арки SoC
N-X-P | |
Категория продукции: | Микропроцессоры - МПУ |
RoHS: | Подробная информация |
e500 | |
1 Ядро | |
32 бита | |
10,333 ГГц | |
FC-PBGA-783 | |
32 кБ | |
32 кБ | |
1 В | |
SMD/SMT | |
- 40 градусов. | |
+ 105 C | |
Поднос | |
Марка: | Полупроводники N-X-P |
Напряжение В/В: | 1.5 В, 1.8 В, 2.5 В, 3.3 В |
Тип инструкции: | Плавающая точка |
Тип интерфейса: | Ethernet, I2C, PCIe, SPI, UART, USB |
Инструкция кэша L2 / память данных: | 512 кБ |
Тип памяти: | L1/L2 кэширование |
Количество таймеров/счетчиков: | 1 таймер |
Серия процессоров: | PowerQUICC III |
Тип продукции: | Микропроцессоры - МПУ |
Подкатегория: | Микропроцессоры - МПУ |
Часовые охранники: | Никакого таймера для сторожевых собак |
Часть # Алисы: | 935320311557 |
Единичная масса: | 0.132976 унций |
• Высокопроизводительное 32-битное ядро e500, масштабируемое до 1,5 ГГц, которое реализует
Архитектура®технологии
36-битная физическая адресация
Двухточечный встроенный APU с плавающей точкой с использованием 64-битных операантов
Встроенные векторные и скалярные одноточности APU с плавающей запятой с использованием 32- или 64-битных операндов
Устройство управления памятью (MMU)
• Встроенный L1/L2 кэш
L1 кэш 32 кбайт данных и 32 кбайт инструкции
L2 кэш 512-Kbyte (8-сторонний ассоциативный набор)
• Контроллер памяти DDR2/DDR3 SDRAM с полной поддержкой ECC
До 333 МГц (скорость передачи данных 667 МГц)
Поддержка до 16 Гбайт основной памяти
Используя ECC, обнаруживает и исправляет все однобитные ошибки и обнаруживает все двухбитные ошибки и все ошибки
Внутри укуса
¢ Призывать уровень управления энергопотреблением в системе, подтверждая сигнал MCKE SDRAM на лету, чтобы установить
памяти в режим сна с низкой мощностью
¢ как аппаратные, так и программные варианты для поддержки основной памяти, поддерживаемой батареей
• Интегрированный двигатель безопасности (SEC), оптимизированный для обработки всех алгоритмов, связанных с IPsec, IKE,
SSL/TLS, iSCSI, SRTP, IEEE Std 802.16eTM и 3GPP.
XOR-двигатель для проверки паритета в приложениях хранения RAID
• Улучшенные интерфейсы серийных периферийных устройств (eSPI)
• Два расширенных трехскоростных контроллера Ethernet (eTSEC) с поддержкой SGMII
Поддержка трех скоростей (10/100/1000 Мбит/с)
¢ Два стандарта IEEE 802.3®, IEEE 802.3u, IEEE 802.3x, IEEE 802.3z,
Контроллеры, совместимые с IEEE 802.3ac, IEEE 802.3ab и IEEE Std 1588TM
Поддержка различных физических интерфейсов Ethernet: GMII, TBI, RTBI, RGMII, MII, RGMII, RMII и SGMII
Поддержка ускорения TCP/IP и функций QOS
Поддержка распознавания адресов MAC и статистики RMON
Поддержка анализа ARP и генерация событий пробуждения на основе результатов анализа в глубокой среде
режим сна
Поддержка приема и хранения пакетов в режиме глубокого сна
• высокоскоростные интерфейсы (многофункциональные), поддерживающие:
3 интерфейса PCI Express
Совместимость с PCI Express 1.0a
Одно интерфейс x8/x4/x2/x1 PCI Express
2 порта x4/x2/x1 или 1 порт x4/x2/x1 и 2 порта x2/x1
2 интерфейса SGMII 2 контроллера Serial ATA (SATA) поддерживают скорость передачи данных SATA I и SATA I
• Контроллер, совместимый с PCI 2.2
• Три универсальных серийных шины (USB) с двойной функцией, соответствующие спецификации USB пересмотр 2.0
• 133-МГц, 32-битная расширенная локальная шина (eLBC) с контроллером памяти
• Улучшенный защищенный цифровой хост-контроллер (eSDHC), используемый для интерфейса SD/MMC-карты
возможности от eSDHC
• Интегрированный четырехканальный контроллер DMA
• Поддержка двойного I2C и двойного универсального асинхронного приемника/передатчика (DUART)
• Программируемый контроллер прерывания (PIC)
• Управление энергией, низкая мощность в режиме ожидания
Поддержка режимов "Дом, сон, сон, бег и глубокий сон"
Включение PMC: LAN-активность, USB-соединение или дистанционное пробуждение, GPIO, внутренний таймер или внешний
событие прерывания
• Монитор производительности системы
• Совместимость с стандартом IEEE Std 1149.1TM, сканирование границ JTAG
• Пакет FC-PBGA с 783 булавами, 29 мм × 29 мм